Индивидуализация: | Доступный |
---|---|
Тип проводящего.: | Униполярная интегральная микросхема |
Интеграция: | LSI |
Поставщики с проверенными бизнес-лицензиями
Проверено независимым сторонним инспекционным агентством
OMAPL138EZWTD4: DSP сплавающейточкойFixed-Point/32-бит, 456 Мгц3648MIPS 361-контактныйNFBGA
Вкомплекте:корпусBGA-361
Мрлс.Складской№:OMAPL138EZWTD4
Мрлс.:TI
Техническоеописание:
(E-mail иличатнамдляPDF файл)
СостояниеRoHS:
Качество:100% оригинала
Гарантия:180 дней
OMAP-L138 C6000 DSP+ARM процессорприложенийснизкимэнергопотреблениемнабазепроцессоровARM ядруARM926EJ-S иядроDSP C674x.ЭтотпроцессоробеспечиваетзначительноеснижениеэнергопотребленияпосравнениюсдругимичленамиTMS320C6000 DSP платформа.
Устройствопозволяеторигинал-изготовителейкомплектногооборудования(OEM) иоригинальныйдизайн(ODM) длябыстрогопродвижениянарынокустройствспомощьюнадежныхоперационныхсистемимультимедийныхпользовательскихинтерфейсовивысокаяпроизводительностьпроцессоразасчетмаксимальнойгибкостьюполностьюинтегрированноерешениедлясмешаннойконфигурациипроцессоров.
СдвухъядернымипроцессорамиархитектурыустройстваобеспечиваетпреимуществакакDSP иInstruction Set Computer (RISC) технологий, включающаявсебявысокопроизводительныеDSP TMS320C674x DSP-процессоровиядруARM926EJ-S.
КядруARM926EJ-S представляетсобой32-битноеядропроцессораRISC, чтовыполняет32-разрядныхили16-разрядныхинструкцийипроцессы32-бит, 16 бит, или8 битданных.Ядроиспользуетфункциюраспределенияканалов, стемчтобывседеталинапроцессореипамятисистемаможетработатьнепрерывно.
ВядроARM9 имеетсопроцессор15 (CP15), иМодульзащитыданныхипрограммыуправленияпамятью(MMUs) спомощьютаблицыпоискавсторонубуферов.ВядроARM9 имеетотдельные16 КБдлякоманди16 Кбданныхкэш-память.Оба4-канальныйассоциативныйсвиртуальнымииндексвиртуальныхтег(VIVT).ВядроARM9 такжеимеет8 КБОЗУ(векторнуютаблицу) и64КБПЗУ.
УстройствоDSP-процессоровиспользуется2 уровнянабазеархитектуры.Уровень1 программыкэш-память(L1P) представляетсобой32-КБнепосредственносвязанокэшикэшданныхуровня1 (L1D) представляетсобой32-КБ2-х, ассоциативныйкэш-память.Уровень2 программыкэш-память(L2P) включаетвсебя256 КБпамяти, распределяетсямеждупрограммойикосмическихданных.L2 памятьможетбытьсконфигурированкакподключенныемодулипамяти, кэшвторогоуровняилисочетанияэтихдвухспособов.ХотяDSP L2 можнодоехатьнаARM9 идругимиузламивсистемедополнительного128 КБОЗУобщейпамятидоступендляиспользованиядругимиузламибезущербадляпроизводительностиDSP.
ДляобеспечениябезопасностиустройствасподдержкойосновныхTI Secure Boot позволяетпользователямзащищатьправасобственностинаинтеллектуальнуюсобственностьинепозволяетвнешнимпользователямизменятьразработаннойпользователемалгоритмов.Начинаясаппаратной"Root-в-trust", secure boot потокаобеспечиваетзаведомохорошейотправнойточкойдлякода.ПоумолчаниюпортJTAG заблокировандляпредотвращенияпрограммуэмуляциитерминалаиотладкинападений;втожевремяJTAG портможетбытьвключенавовремяпроцессазагрузкивзащищенномвовремяразработкиприложений.Модулизагрузкишифруютсясидянавнешнейэнергонезависимойпамяти, такихкакFlash иEEPROM ирасшифровываютсяипроверкуподлинностипризагрузкевовремяSecure boot.ШифрованиеидешифрованиеданныхзащищаетпользователейIP ипозволяетнадежноустановитьсистемуиначатьработуустройствасизвестными, код.
Линейкапродуктовкомпании
Сертификаты
Почемупривыборенас
Примечание: